察哈尔右翼中旗| 西盟| 元阳| 番禺| 奉贤| 利辛| 马尾| 耿马| 永寿| 南溪| 霍城| 泰宁| 夷陵| 宁国| 邱县| 清丰| 绥江| 邛崃| 辉南| 慈利| 焦作| 门头沟| 眉山| 文县| 阿克塞| 铅山| 景宁| 永安| 乃东| 北海| 眉县| 通城| 鄂托克前旗| 屏南| 尼勒克| 赵县| 思南| 吉安县| 通州| 方山| 梅县| 日喀则| 南昌市| 丹巴| 杂多| 武夷山| 甘泉| 突泉| 贵南| 滦县| 旬邑| 白云| 峨眉山| 五指山| 曲阳| 澜沧| 宜州| 浏阳| 资源| 依安| 射阳| 宜黄| 蚌埠| 丹阳| 大余| 凤阳| 阿图什| 南召| 昌邑| 威宁| 新宁| 靖西| 山丹| 泸水| 金坛| 弓长岭| 松江| 丽江| 扎鲁特旗| 定兴| 彭水| 文安| 曾母暗沙| 什邡| 漯河| 九寨沟| 谢通门| 当雄| 华蓥| 大英| 曲麻莱| 龙胜| 平顶山| 衡南| 黄龙| 宝坻| 遂宁| 麻城| 番禺| 中江| 临颍| 嵩县| 阳山| 于都| 鸡西| 工布江达| 平度| 呼兰| 托里| 呼玛| 清河| 乌恰| 安塞| 仲巴| 蚌埠| 兴海| 通城| 相城| 巨野| 阿克塞| 尼勒克| 繁峙| 苏州| 福海| 修文| 阿坝| 长武| 突泉| 曲麻莱| 新蔡| 惠民| 饶阳| 仙桃| 永州| 曹县| 渝北| 五原| 卢氏| 东乌珠穆沁旗| 新津| 库伦旗| 泸西| 三门| 西固| 信阳| 西昌| 西乡| 碾子山| 清徐| 广安| 双城| 都安| 喀什| 普格| 四子王旗| 珲春| 藁城| 开县| 共和| 武昌| 科尔沁左翼中旗| 京山| 望奎| 班戈| 衡南| 梨树| 绛县| 高要| 保德| 黄冈| 朔州| 和田| 定州| 突泉| 堆龙德庆| 基隆| 化州| 陈仓| 扶余| 微山| 滦平| 札达| 龙南| 遵义县| 林州| 襄汾| 岳西| 中卫| 依兰| 青阳| 石龙| 汉源| 谢通门| 石城| 周宁| 海宁| 无极| 张家川| 林芝镇| 武夷山| 阿拉善左旗| 宁蒗| 巴林右旗| 浮山| 山东| 余干| 阿勒泰| 南阳| 乐至| 敦化| 盐城| 庆元| 麟游| 印江| 临武| 相城| 云安| 云浮| 涿鹿| 东明| 阳东| 蒙阴| 海晏| 义马| 徽县| 什邡| 兴安| 左贡| 察哈尔右翼中旗| 汉阳| 昌都| 祁连| 高青| 太原| 汉中| 三穗| 王益| 阳高| 延寿| 吐鲁番| 沿滩| 汝州| 古浪| 珊瑚岛| 临沧| 宜昌| 富县| 金口河| 湘阴| 白云| 襄汾| 上虞| 浚县| 浙江| 潜江| 宜君| 建昌| 隆尧| 新余| 英德| 襄垣| 黄石| 南和| 杞县|

苹果版竞彩彩票:

2018-12-14 11:55 来源:人民经济网

  苹果版竞彩彩票:

  也许这是他长寿的秘诀。“一带一路”倡议的提出,长江经济带、珠江—西江经济带建设的启动,孟中印缅经济走廊建设的推进,贯通东中西部和国内与国外协同推进的产业空间的新布局,都使得西部地区获取了开拓国际市场、嵌入国际价值链的区位优势。

作者高友才,郑州大学教授,主要研究方向为经济转型与包容性增长、产业组织与规制管理等。从思想上看,传统研究多集中于儒学、经学的讨论,缺乏深入论及诸子学说在秦汉的延续与融通。

  上层阶级为了实现和证明其休闲生活,需要提供私人服务的贵妇、随从、家庭奴仆和贴身奴仆等附属性休闲阶级。  如果中国文化艺术“走出国门”面向的第一个群体是艺术家、艺术学者、艺术教育家、艺术创意与管理者、艺术机构、媒体等与文化艺术密切相关者,那么,第二个群体可能是全球未来的艺术家及其相关群体,这个群体尤以当下的国外艺术大学的师生为代表。

  在基本要求上,提出要强化作战牵引、搞好统筹兼顾、加强分工协作、突出管理重点、促进融合发展。这本书与其说是理论,不如说是史料,只总结了描述性的几条原则,如‘党性、思想性、战斗性’等。

该书在美国的销量创下了目前单本图书的新高,单单有馆藏的图书馆已经超过90所。

  不同于中国现代化是首都与通商口岸启迪内陆的普遍看法,裴士锋认为:湖南人在内部进行的思想改革与论述,牵动了中国近代史的走向。

  他的老师多博学大儒,他说对自己影响最大的是萧前:“萧前老师讲课生动机智,每节课都有火花,深受学生欢迎。把...从2018年到2020年,驱动出版业变革的关键因素包括:数字技术、网络与共享经济、科研诚信以及学术资源公开等,同时...当今时代,传播主旋律文化的时代意义有哪些?又应如何更好地传播主旋律文化,讲好中国故事?武汉大学艺术学院教授...伴随着跨学科研究逐渐走向深入,越来越多的经济学者开始反思如何在经济研究中引入社会学视角。

  一、研究意义胡主席深刻指出,战略管理是现代军事管理的枢纽。

  研究秦汉思想、观念和风俗,既能看到诸子思想如何经过官方主导变成社会意识,又能看到非主流的社会认知如何在民间流传、整合、分流、演化,变异为汉人的想象空间和精神世界,能够对秦汉基于“大传统”的庙堂文学与基于“小传统”的民间文学的二元格局进行整体观照,弥合某些支离破碎的描述,更为立体地勾勒出想象空间和精神生活对秦汉、魏晋文学演进的作用方式。《社会组织论纲》,王名著,社会科学文献出版社2013年3月出版。

  新西兰坎特伯雷大学马顿斯教授的一系列实证研究表明,如果一个人做了不道德行为,接下来将会做出更多的不道德行为,即“一错再错”现象。

  秦汉文学研究需要深化的命题秦汉不仅形成了古代中国的国家意识和社会结构,也奠定了中国文学的基本格局。

  秦汉时期国家精神世界由官方的“大传统”与非官方的基于民间信仰的“小传统”汇融而成,以两者间的互补和互动作为切入点,可以讨论社会管理对社会认知、民间信仰、文化心态的作用方式,描绘出秦汉社会的精神生活和想象世界,并讨论这些思想、观念、学说的演变轨迹及其诠释的逻辑结构,审视其对文学思想、观念的滋养和塑造。他关注并努力回应思想文化界的反传统声浪,也写了不少文章和评论,反对激进的反传统思潮。

  

  苹果版竞彩彩票:

 
责编:

电子发烧友网 > 可编程逻辑 > 正文

Aupera与赛灵思合作为互联网视频处理带来颠覆式创新

2018-12-14 11:14 ? 次阅读
中国戏曲是被公认为具有这种可识别性的中国文化艺术的典型代表。

Aupera科技,一家专注于视频处理创新的科技公司,在赛灵思(Xilinx, Nasdaq: XLNX)开发者大会上公布其Aup2600系列视频处理平台正式商用,该系统基于赛灵思最新发布的Zynq? UltraScale+? MPSoC芯片,旨在解决目前视频应用规模增长时面临的诸多挑战,包括海量视频实时编解码以及视频内容实时分析。

AuperaTM Aup2600 系列是一套分布式计算架构视频处理系统,其去中心化,打破传统x86架构瓶颈,将颠覆现有数据中心的视频处理格局。单台设备配置高达48个Zynq? UltraScale+? MPSoC处理引擎,可并行处理380路H.264/H.265高清视频码流,实现单位能耗相同下相比传统方案33倍的性能以及1/10机架空间的压倒性优势。

Aupera科技同时与赛灵思一起深度合作,开发多种机器学习算法,赋能基于人工智能的实时视频分析和搜索应用,这些视频+人工智能的融合,无需更换或升级硬件,真正实现视频内容分析算法的在线无缝升级和快速迭代。

“我们的基于FPGA的高密度视频处理系统已实现可大规模商用,它提供了一个真正具有颠覆性的互联网视频处理解决方案,可帮助我们的客户实现单位能耗相同下相比传统方案33倍的性能,同时保证最终用户的高质量的视频服务,相信我们正在改变数据中心视频处理的格局。”Aupera科技的CEO廖博士说道。

Aupera与赛灵思合作为互联网视频处理带来颠覆式创新

“我们非常兴奋看到这样的创新来自我们的合作伙伴Aupera,他们基于我们的FPGA芯片为大规模视频流应用提供了一个可以称为改变游戏规则的平台。这也帮助我们进一步实现赛灵思的“数据中心为先”的战略。”赛灵思软件产品副总裁Ramine说道,“我们会持续的与Aupera紧密合作加速该系统的规模部署,并运用我们的可适配硬件及AI技术协助该平台能力的拓展。“

Aupera与赛灵思合作为互联网视频处理带来颠覆式创新

Aupera科技在赛灵思开发者大会(北京分会)上会展示其产品及技术,也会在会上作题为“AI助力基于FPGA的实时视频编解码应用”的演讲。

关于赛灵思

赛灵思致力于通过开发高度灵活和自适应的处理平台,为从端点到边缘再到云端的多种不同技术的快速创新提供支持。赛灵思是 FPGA、硬件可编程 SoC 及 ACAP 的发明者,旨在提供业界最具活力的处理器技术,实现自适应、智能且互连的未来世界。

关于Aupera科技

Aupera科技致力于创新,开发全球领先的视频编解码、内容识别、及数据存储的超融合架构。基于先进的分布式计算与存储技术,嵌入式人工智能加速引擎,从核心底层芯片至硬件以及上层软件的垂直优化系统,Aupera在构建下一代数据中心视频处理平台。

技术专区

下载发烧友APP

打造属于您的人脉电子圈

关注电子发烧友微信

有趣有料的资讯及技术干货

关注发烧友课堂

锁定最新课程活动及技术直播
收藏 人收藏
分享:

评论

相关推荐

赛灵思FPGA的创新赋能:全球首个无人机5G基站

在日前上海举行的首届中国国际进口博览会(进博会)上,电子发烧友在赛灵思展台上看到了全球首款无人机5G...

发表于 2018-12-14 18:08 ? 132次阅读
赛灵思FPGA的创新赋能:全球首个无人机5G基站

在AI芯片领域 赛灵思认为FPGA芯片将是重头戏

3月19日,全球第一大FPGA厂商赛灵思公司新任总裁兼CEOVictorPeng表示,要进一步推动计...

发表于 2018-12-14 17:30 ? 78次阅读
在AI芯片领域 赛灵思认为FPGA芯片将是重头戏

莱迪思宣布进入网络边缘计算市场的AI领域 发挥F...

根据市场调研机构Semico Research提供的数据显示,未来五年内,使用人工智能的网络边缘设备...

发表于 2018-12-14 17:25 ? 46次阅读
莱迪思宣布进入网络边缘计算市场的AI领域 发挥F...

面向基于低功耗TDA3x的系统汽车电源解决方案

发表于 2018-12-14 16:14 ? 248次阅读
面向基于低功耗TDA3x的系统汽车电源解决方案

基于FPGA及嵌入式CPU(NiosⅡ)的TFT-LCD接口设计

发表于 2018-12-14 11:26 ? 37次阅读
基于FPGA及嵌入式CPU(NiosⅡ)的TFT-LCD接口设计

基于8051核SoC引导程序的设计与实现

发表于 2018-12-14 11:24 ? 45次阅读
基于8051核SoC引导程序的设计与实现

基于PCI接口芯片外扩FIFO的FPGA实现

发表于 2018-12-14 11:24 ? 38次阅读
基于PCI接口芯片外扩FIFO的FPGA实现

赛灵思广播产品大幅降低串行数字接口成本与功耗

发表于 2018-12-14 11:21 ? 20次阅读
赛灵思广播产品大幅降低串行数字接口成本与功耗

通用SPI总线接口的FPGA设计与实现

发表于 2018-12-14 11:20 ? 21次阅读
通用SPI总线接口的FPGA设计与实现

基于FPGA设计的数字时钟 毕设(视频 源码)

发表于 2018-12-14 10:31 ? 32次阅读
基于FPGA设计的数字时钟 毕设(视频 源码)

蓝媒物联发布多协议SoC实现全屋Zigbee家居...

Silicon Labs(亦称“芯科科技”)中国区的重要合作伙伴-惠州蓝媒物联有限公司近期发布一款通...

发表于 2018-12-14 10:13 ? 248次阅读
蓝媒物联发布多协议SoC实现全屋Zigbee家居...

设备开发—模电篇

发表于 2018-12-14 09:32 ? 118次阅读
设备开发—模电篇

AD7760 DRDY始终是高电平

发表于 2018-12-14 08:55 ? 20次阅读
AD7760 DRDY始终是高电平

AD9779A输出有问题

发表于 2018-12-14 08:54 ? 34次阅读
AD9779A输出有问题

NVIDIA能比FPGA速度更快的处理所有与AI...

13日报导,NVIDIA Corporation虽凭借通用GPU(GPGPU)登上人工智能(AI)芯...

发表于 2018-12-14 17:20 ? 116次阅读
NVIDIA能比FPGA速度更快的处理所有与AI...

浪潮发布集成HBM2的FPGA AI加速卡F37...

美国当地时间11月14日,在达拉斯举行的全球超算大会SC18上,浪潮发布集成HBM2高速缓存的FPG...

发表于 2018-12-14 17:15 ? 88次阅读
浪潮发布集成HBM2的FPGA AI加速卡F37...

Spartan-7提供最佳成本和I/O优化的解决...

了解Spartan-7器件如何以最高的每瓦性能提供最佳成本和I / O优化解决方案。

发表于 2018-12-14 07:02 ? 69次阅读
Spartan-7提供最佳成本和I/O优化的解决...

u-boot中Hush shell的功能及编写脚...

了解u-boot中Hush shell的功能,以及如何为其编写脚本。 说明了存储和检索脚本的方法。

发表于 2018-12-14 07:00 ? 75次阅读
u-boot中Hush shell的功能及编写脚...

可用性网络物理系统的SoC-E,可进行监控和维护

SoC-e的此高可用性网络物理系统演示显示网络之间的零丢失切换以及两个具有嵌入式蓝牙连接的Netbo...

发表于 2018-12-14 06:59 ? 78次阅读
可用性网络物理系统的SoC-E,可进行监控和维护

XDF 2018:华为公共云服务的优势介绍

华为的Craig Davies于2018-12-14在法兰克福的XDF 2018云轨道上发布了一个用例...

发表于 2018-12-14 06:58 ? 384次阅读
XDF 2018:华为公共云服务的优势介绍

SDSoC开发环境:功能优化和问题解决

SDSoC?开发环境简介的第2部分:该视频回顾了实施挑战以及SDSoC如何帮助解决这些挑战,采用完全...

发表于 2018-12-14 06:56 ? 50次阅读
SDSoC开发环境:功能优化和问题解决

如何将logiADAK用于防撞应用中

Xilinx展示了其首要合作伙伴Xylon如何将其logiADAK用于防撞应用。 该演示通过SVM...

发表于 2018-12-14 06:55 ? 71次阅读
如何将logiADAK用于防撞应用中

Zynq-7000 All Programmab...

通过Zynq-7000 AP SoC了解电源管理技术,并了解Zynq Power Demonstra...

发表于 2018-12-14 06:54 ? 88次阅读
Zynq-7000 All Programmab...

Xilinx软件命令行工具进行开发和调试

了解如何使用XSCT,Xilinx软件命令行工具进行开发和调试。 该视频演示了XSCT如何充当Xi...

发表于 2018-12-14 06:53 ? 60次阅读
Xilinx软件命令行工具进行开发和调试

Topic医疗开发平台的最新进展

Xilinx医疗产品营销经理Kamran Khan和Topic Embedded Products首...

发表于 2018-12-14 06:51 ? 82次阅读
Topic医疗开发平台的最新进展

PhaseSpace运动捕捉将虚拟现实游戏带入新...

PhaseSpace Systems是运动追踪和位置传感技术的领先供应商,使用Xilinx高精准实时...

发表于 2018-12-14 06:50 ? 75次阅读
PhaseSpace运动捕捉将虚拟现实游戏带入新...

Xilinx 16nm UltraScale+系...

赛灵思率先发布业界首款16nm产品,Xilinx 16nm UltraScale +系列产品(FPG...

发表于 2018-12-14 06:49 ? 68次阅读
Xilinx 16nm UltraScale+系...

如何使用Zynq-7000 VI进行IP仿真验证...

本视频将向您讲解如何使用Zynq-7000 VIP(验证IP)来高效地验证基于Zynq-7000处理...

发表于 2018-12-14 06:48 ? 42次阅读
如何使用Zynq-7000 VI进行IP仿真验证...

System Generator for DSP...

了解将2014.x Ultrascale内存IP级I / O约束迁移到2015.1版本所涉及的过程,...

发表于 2018-12-14 06:47 ? 82次阅读
System Generator for DSP...

可提高性能并降低功耗的UltraScale架构

与传统FPGA架构相比,UltraScale架构引入了许多创新,可提高性能并降低功耗。 在本视频中...

发表于 2018-12-14 06:45 ? 75次阅读
可提高性能并降低功耗的UltraScale架构

N维内核范围的问题空间

OpenCL的一个关键概念是将应用程序问题划分为多维问题空间。 被称为N维内核范围的问题空间的每个...

发表于 2018-12-14 06:44 ? 79次阅读
N维内核范围的问题空间

Beyond 100G标准的灵活性和可扩展性

演示说明了新兴的Beyond 100G(B100G)标准的灵活性和可扩展性,以及现有100G标准的支...

发表于 2018-12-14 06:43 ? 59次阅读
Beyond 100G标准的灵活性和可扩展性

PCI Express系统中DMA的基本功能介绍

本视频介绍了创建PCI Express解决方案的过程,该解决方案使用新的2016.1 DMA用于PC...

发表于 2018-12-14 06:42 ? 69次阅读
PCI Express系统中DMA的基本功能介绍

Avnet Spartan-6 FPGA DSP...

Xilinx Spartan-6 FPGA DSP套件支持所有主流DSP设计输入方法,加速有经验用户...

发表于 2018-12-14 06:40 ? 80次阅读
Avnet Spartan-6 FPGA DSP...

如何使用High Speed SelectIO向...

本视频介绍了如何使用UltraScale / UltraScale +本机模式High Speed ...

发表于 2018-12-14 06:39 ? 71次阅读
如何使用High Speed SelectIO向...

符合Virtex UltraScale方案的Vi...

Xilinx Virtex UltraScale 30G GTY收发器完全符合最具挑战且最应具备的数...

发表于 2018-12-14 06:38 ? 49次阅读
符合Virtex UltraScale方案的Vi...

Spartan-6 FPGA嵌入式套件的功能特性...

了解新的Spartan?-6 FPGA嵌入式套件如何使您能够使用低成本的Spartan-6 FPGA...

发表于 2018-12-14 06:37 ? 107次阅读
Spartan-6 FPGA嵌入式套件的功能特性...

通过UltraScale集成以太网节省功耗

该视频演示了如何使用集成的以太网MAC来节省功耗,集成时间和逻辑利用率,同时提供最高的灵活性。

发表于 2018-12-14 06:36 ? 81次阅读
通过UltraScale集成以太网节省功耗

u-boot映像及其功能的介绍

了解有关设备树的背景信息,各种类型的u-boot映像及其功能以及有关使用的内容。 除了dumpim...

发表于 2018-12-14 06:35 ? 51次阅读
u-boot映像及其功能的介绍

利用UltraScale+ FPGA加速DSP的...

负责在当今复杂的DSP应用中提供更多功能和性能的设计人员越来越多地转向其硬件解决方案的可编程逻辑。

发表于 2018-12-14 06:34 ? 85次阅读
利用UltraScale+ FPGA加速DSP的...

在Vivado设计套件中进行PCIe远程调试有哪...

本视频将从您介绍在Vivado设计套件中通过PCIe进行远程调试的好处。视频详细解释了在所有的硬件组...

发表于 2018-12-14 06:32 ? 64次阅读
在Vivado设计套件中进行PCIe远程调试有哪...

嵌入式视觉的最新趋势讨论

Xilinx嵌入式视觉战略营销总监Aaron Behman讨论了嵌入式视觉的最新趋势以及Xilinx...

发表于 2018-12-14 06:31 ? 110次阅读
嵌入式视觉的最新趋势讨论

Xilinx Virtex-6 FPGA的PCI...

Virtex?-6 FPGA内置支持PCIExpress?Gen2兼容接口。 本视频介绍了在ML6...

发表于 2018-12-14 06:30 ? 62次阅读
Xilinx Virtex-6 FPGA的PCI...

用于开发高性能信号处理应用的Kintex-7 F...

与Avnet Electronics Marketing共同开发的带有高速模拟的Kintex-7 F...

发表于 2018-12-14 06:29 ? 92次阅读
用于开发高性能信号处理应用的Kintex-7 F...

Spartan-6 FPGA工业以太网套件的优点...

使用与Avnet联合开发的Spartan-6 FPGA工业以太网套件加速您的下一代工厂自动化设计。 ...

发表于 2018-12-14 06:28 ? 101次阅读
Spartan-6 FPGA工业以太网套件的优点...

Virtex-7 2000T GTX收发器实现高...

通过Virtex-7 2000T FPGA中的GTX收发器实现高速串行性能。

发表于 2018-12-14 06:27 ? 72次阅读
Virtex-7 2000T GTX收发器实现高...

基于Zynq-7045的全新Mercury ZX...

经过认证的赛灵思联盟成员Enclustra宣布推出基于Zynq-7045的全新Mercury ZX1...

发表于 2018-12-14 06:26 ? 73次阅读
基于Zynq-7045的全新Mercury ZX...

基于视觉的应用的EyeTech数字系统AEye跟...

由于Zynq SoC支持边缘处理,EyeTech数字系统AEye跟踪技术非常适合需要低延迟和高帧速率...

发表于 2018-12-14 06:25 ? 81次阅读
基于视觉的应用的EyeTech数字系统AEye跟...

Xilinx 7系列模拟混合信号评估平台演示

嵌入式世界2012的Xilinx 7系列模拟混合信号评估平台演示

发表于 2018-12-14 06:24 ? 81次阅读
Xilinx 7系列模拟混合信号评估平台演示

reVISION堆栈为视觉导向应用铺路

全新的reVISION?堆栈能够支持更广泛的没有或者很少硬件设计专业知识的嵌入式软件和系统工程师,使...

发表于 2018-12-14 06:23 ? 102次阅读
reVISION堆栈为视觉导向应用铺路

Xilinx Virtex UltraScale...

该视频显示了世界上最大,最快的HBM启动FPGA在芯片启动的第一天内无错运行。

发表于 2018-12-14 06:22 ? 87次阅读
Xilinx Virtex UltraScale...

Zynq UltraScale + MPSoC ...

本视频演示了基于赛灵思Zynq UltraScale + MPSoC EV器件的4K视频处理功能.E...

发表于 2018-12-14 06:21 ? 81次阅读
Zynq UltraScale + MPSoC ...

Vrvana的VR/AR技术介绍

在AR / VR世界,低时延才是王道。在Vrvana耳机的核心部位,Zynq SoC是实现以最小化时...

发表于 2018-12-14 06:20 ? 114次阅读
Vrvana的VR/AR技术介绍

基于Xilinx全可编程FPGA的AWS F1实...

采用基于Xilinx全可编程FPGA的AWS F1实例,Edico Genome可帮助更广泛的用户群...

发表于 2018-12-14 06:19 ? 117次阅读
基于Xilinx全可编程FPGA的AWS F1实...

Perrone Robotics的无人驾驶汽车平...

Perrone Robotics的无人驾驶汽车平台可通过将不同的传感器及控制逻辑与自主控制便捷集成实...

发表于 2018-12-14 06:17 ? 106次阅读
Perrone Robotics的无人驾驶汽车平...

Zynq UltraScale + MPSoC平...

赛灵思联盟成员MoSys在OFC 2016上展示了其与Xilinx Zynq UltraScale ...

发表于 2018-12-14 06:16 ? 56次阅读
Zynq UltraScale + MPSoC平...

AWS F1实例视频编码解决方案的介绍

NGCodec的AWS F1实例视频编码解决方案可通过云技术帮助更多客户以低时延,低成本的方式访问高...

发表于 2018-12-14 06:15 ? 141次阅读
AWS F1实例视频编码解决方案的介绍

Zynq UltraScale+ MPSoC L...

该视频显示了Zynq?UltraScale+?MPSoC处理系统中硬化控制器的性能如何,LPDDR4...

发表于 2018-12-14 06:14 ? 100次阅读
Zynq UltraScale+ MPSoC L...

如何使用IP Integrator创建硬件设计

本视频介绍了使用IP Integrator(IPI)创建简单硬件设计的过程。 使用IPI可以无缝,...

发表于 2018-12-14 06:13 ? 56次阅读
如何使用IP Integrator创建硬件设计

System Generator设计工具的基本介...

了解Vivado实现中2015.3中的新增量编译功能,包括更好地处理物理优化和自动增量编译流程。

发表于 2018-12-14 06:12 ? 80次阅读
System Generator设计工具的基本介...

Spartan-6 FPGA HDL编码技术的特...

了解如何对寄存器资源进行编码,以便您的设计具有更少的控制集并以更高的系统速度运行,避免最常见的编码错...

发表于 2018-12-14 06:11 ? 95次阅读
Spartan-6 FPGA HDL编码技术的特...

Spartan-6 FPGA中的DCM功能介绍

了解如何描述Spartan-6 FPGA中的全局和I / O时钟网络,描述时钟缓冲器及其与I / O...

发表于 2018-12-14 06:10 ? 97次阅读
Spartan-6 FPGA中的DCM功能介绍

XDF 2018:如何降低FPGA的成本

reconfigure.io的Rob Taylor在法兰克福的XDF 2018云轨道中展示了一个用例...

发表于 2018-12-14 06:08 ? 77次阅读
XDF 2018:如何降低FPGA的成本

NGCodec H.265/HEVC视频压缩技术...

NGCodec开发下一代视频压缩技术,专为超低延时,高质量应用而优化使用Xilinx FPGA,NG...

发表于 2018-12-14 06:06 ? 102次阅读
NGCodec H.265/HEVC视频压缩技术...

Virtex-7 FPGA系列的内存控制器介绍

本视频介绍了可用于构建7系列FPGA内存控制器的软IP。 这些模块讨论了如何使用Xilinx存储器...

发表于 2018-12-14 06:05 ? 94次阅读
Virtex-7 FPGA系列的内存控制器介绍

如何为KCU105评估套件创建Tandem设计

了解如何针对KCU105评估套件创建Tandem设计。 Tandem方法将比特流分成两部分,允许...

发表于 2018-12-14 06:00 ? 87次阅读
如何为KCU105评估套件创建Tandem设计

Virtex-7 H580T FPGA的演示

Virtex-7 H580T是全球首款全可编程异构3D FPGA,具有最高速度的低抖动28Gbps收...

发表于 2018-12-14 05:55 ? 159次阅读
Virtex-7 H580T FPGA的演示

采用Zynq UltraScale+ MPSoC...

本视频向您演示了赛灵思16nm MPSoC产品系列的最新成员Zynq UltraScale + MP...

发表于 2018-12-14 05:51 ? 84次阅读
采用Zynq UltraScale+ MPSoC...

如何在UltraScale+设计中使用Ultra...

了解如何在UltraScale +设计中包含新的UltraRAM模块。 该视频演示了如何在Ultr...

发表于 2018-12-14 05:50 ? 104次阅读
如何在UltraScale+设计中使用Ultra...

以12Gb/s的速率运行的GTX收发器演示

了解现在能够以12 Gb / s的速率运行的7系列Kintex-7和Virtex-7 FPGA系列中...

发表于 2018-12-14 05:49 ? 116次阅读
以12Gb/s的速率运行的GTX收发器演示

TMP411 ±1°C Programmable...

TMP411设备是一个带有内置本地温度传感器的远程温度传感器监视器。远程温度传感器,二极管连接的晶体管通常是低成本,NPN或PNP型晶体管或二极管,是微控制器,微处理器或FPGA的组成部分。 远程精度为±1 °C适用于多个设备制造商,无需校准。双线串行接口接受SMBus写字节,读字节,发送字节和接收字节命令,以设置报警阈值和读取温度数据。 TMP411器件中包含的功能包括:串联电阻取消,可编程非理想因子,可编程分辨率,可编程阈值限制,用户定义的偏移寄存器,用于最大精度,最小和最大温度监视器,宽远程温度测量范围(高达150°C),二极管故障检测和温度警报功能。 TMP411器件采用VSSOP-8和SOIC-8封装。 特性 ±1°C远程二极管传感器 ±1°C本地温度传感器 可编程非理想因素 串联电阻取消 警报功能 系统校准的偏移寄存器 与ADT7461和ADM1032兼容的引脚和寄存器 可编程分辨率:9至12位 可编程阈值限...

发表于 2018-12-14 16:35 ? 8次阅读
TMP411 ±1°C Programmable...

TMP468 具有引脚可编程的总线地址的高精度远...

TMP468器件是一款使用双线制SMBus或I 2 C兼容接口的多区域高精度低功耗温度传感器。除了本地温度外,还可以同时监控多达八个连接远程二极管的温度区域。聚合系统中的温度测量可通过缩小保护频带提升性能,并且可以降低电路板复杂程度。典型用例为监测服务器和电信设备等复杂系统中不同处理器(如MCU,GPU和FPGA)的温度。该器件将诸如串联电阻抵消,可编程非理想性因子,可编程偏移和可编程温度限值等高级特性完美结合,提供了一套精度和抗扰度更高且稳健耐用的温度监控解决方案。 八个远程通道(以及本地通道)均可独立编程,设定两个在测量位置的相应温度超出对应值时触发的阈值。此外,还可通过可编程迟滞设置避免阈值持续切换。 TMP468器件可提供高测量精度(0.75°C)和测量分辨率(0.0 625°C)。该器件还支持低电压轨(1.7V至3.6V)和通用双线制接口,采用高空间利用率的小型封装(3mm×3mm或1.6mm×1.6mm),可在计算系统中轻松集成。远程结支持-55°C至+ 150°C的温度范围。 特性 8通道远程二极管温度传感器精度:±0.75&...

发表于 2018-12-14 16:05 ? 6次阅读
TMP468 具有引脚可编程的总线地址的高精度远...
万庄村 冀州 毛田镇 大地站 上海嘉定区华亭镇
高桥坑 五块石街道 济阳街道 俞家潭 锦锈东苑